国产第1页_91在线亚洲_中文字幕成人_99久久久久久_五月宗合网_久久久久国产一区二区三区四区

�x���¹�������ֱ�ӳ���
�gӭ���R�ЈD�W Ո | ע��
> >>
���ϵ�y(t��ng)EDA�¼��g����XILINX FPGA�����OӋָ��:����VIVADO 2018�����_�l(f��)�h(hu��n)��

���] ���ϵ�y(t��ng)EDA�¼��g����XILINX FPGA�����OӋָ��:����VIVADO 2018�����_�l(f��)�h(hu��n)��

���ߣ����e
�����磺��ӹ��I(y��)����������r�g��2017-02-01
�_���� ���� 퓔�(sh��)�� 548
�� �D �r:¥68.1(5.3��) ���r  ¥129.0 ��䛺�ɿ������T�r
������Ǖ�����>

���ϵ�y(t��ng)EDA�¼��g����XILINX FPGA�����OӋָ��:����VIVADO 2018�����_�l(f��)�h(hu��n)�� �����Ϣ

  • ISBN��9787121349379
  • �l�δa��9787121349379 ; 978-7-121-34937-9
  • �b����һ���z�漈
  • �Ԕ�(sh��)�����o
  • ���������o
  • ���ٷ��>>

���ϵ�y(t��ng)EDA�¼��g����XILINX FPGA�����OӋָ��:����VIVADO 2018�����_�l(f��)�h(hu��n)�� ������ɫ

�m�x��Ⱥ ����������ʹ��Xilinx�����_�l(f��)�h(hu��n)��Vivado�M��FPGA�OӋ�Ĺ��̼��g�ˆT�ą�������Ҳ�����������Ϣ��I(y��)���꼉���������о����Ľ̌W�Ϳ����Õ���߀������Xilinx��˾Vivado���P��Ӗ����Ӗ�̲ļ����̼��g�ˆT�ą������� �������c ����ȫ�棺�������ݺ��w�ˬF(xi��n)���ɾ����T��������ăȲ��Y���� Vivado 2018�����_�l(f��)�h(hu��n)�������ڹ���ģʽ�ͷǹ���ģʽ�µ��OӋ������IP�ķ��b���{�ã��߼��s�������ֿ����������߼��C�Ϲ��ߣ��Լ�SelectIO�YԴ�ĸ߼����ã�HDMI�ӣ��� ���xԔ������Vivado 2018�����_�l(f��)�h(hu��n)����һЩ���w����(ji��)���}�M�и�����ķ����c �v������UltraScale�����Ȳ��Y����ԭ����ʹ�÷�������(chu��ng)��������Դ�ļ���IP�˷�����VIO��ԭ���͑��á����ڹ��̵IJ��ֿ������Ì��F(xi��n)���߼��C�Ϲ���Ԕ�����Լ�SelectIO�YԴ�ĸ߼������� �����S�������ˎ����x��ȫ������Vivado 2018�����_�l(f��)���ߵ�ʹ�÷����������� ���ṩ��50���OӋ�������@Щ�OӋ�����������w��Vivado 2018�����_�l(f��)�h(hu��n)�����ṩ���OӋ������

���ϵ�y(t��ng)EDA�¼��g����XILINX FPGA�����OӋָ��:����VIVADO 2018�����_�l(f��)�h(hu��n)�� ���ݺ���

����ϵ�y(t��ng)�ؽ�B��Xilinx��һ�������_�l(f��)�h(hu��n)��Vivado 2018���OӋ�������OӋ���̺;��w���F(xi��n)��ȫ����11�������ݰ���Xilinx��һ��UltraScale�Y����Vivado�����OӋ�h(hu��n)����Փ��Vivado����ģʽ�����OӋ���F(xi��n)��Vivado�ǹ���ģʽ�����OӋ���F(xi��n)����(chu��ng)���ͷ��b�Ñ�IP�����̡�Vivado���e�s��ԭ�������F(xi��n)��Vivado�{ԇ����ԭ�������F(xi��n)��Vivado���ֿ�������ԭ�������F(xi��n)��Vivado HLSԭ��Ԕ����Vivado HLS���F(xi��n)�^��Ԕ����HDMI�@ʾ����ԭ���͌��F(xi��n)�� ����������Xilinx��һ����Vivado 2018�OӋ�׼��OӋ�Y������Փ�c���ò��أ���Xilinx��һ�����OӋ��Փ؞���ھ��w���OӋ���F(xi��n)����

���ϵ�y(t��ng)EDA�¼��g����XILINX FPGA�����OӋָ��:����VIVADO 2018�����_�l(f��)�h(hu��n)�� Ŀ�

Ŀ �
�� �� Xilinx��һ��UltraScale�Y�� 1
1��1 UltraScale�Y�����c 1
1��2 ������߉݋�K 2
1��2��1 ������߉݋�K�����c 2
1��2��2 ��·������ 6
1��2��3 �Mλ߉݋ 9
1��2��4 �惦Ԫ�� 13
1��2��5 �ֲ�ʽRAM 16
1��2��6 ֻ�x�惦����ROM�� 18
1��2��7 ��λ�Ĵ��� 21
1��3 �r��YԴ�͕r犹���ģ�K 23
1��3��1 �r��YԴ 25
1��3��2 �r犹���ģ�K 28
1��4 �K�惦���YԴ 29
1��5 ���õ�DSPģ�K 33
1��6 SelectIO�YԴ 36
1��7 ���ٴ����հl(f��)�� 41
1��8 PCI-Eģ�K 43
1��9 Interlaken���ɉK 43
1��10 Ethernetģ�K 43
1��11 ϵ�y(t��ng)�O(ji��n)����ģ�K 44
1��12 ����ģ�K 44
1��13 ��“(li��n)�YԴ 45
�� �� Vivado�����OӋ�h(hu��n)����Փ 46
2��1 Vivadoϵ�y(t��ng)���OӋ���� 46
2��2 Vivado���ܺ����� 48
2��3 Vivado���·�Y���ľW������ 49
2��4 Vivado�й��̔�(sh��)��(j��)��Ŀ䛽Y�� 50
2��5 Vivado��Journal�ļ���Log�ļ����� 50
2��5��1 Journal�ļ���Vivado��jou�� 50
2��5��2 Log�ļ���Vivado��log�� 51
2��6 Vivado�ɷN�OӋ����ģʽ 52
2��6��1 ����ģʽ�ͷǹ���ģʽ��ͬ�c���^ 53
2��6��2 ����ģʽ�ͷǹ���ģʽ����IJ�ͬ 53
2��7 Vivado�е�XDC�ļ� 55
2��7��1 XDC������ 55
2��7��2 XDC�cUCF���^ 55
2��7��3 �s���ļ���ʹ�÷��� 56
2��7��4 �s����� 56
2��7��5 XDC�s������ 58
2��8 Vivado�����OӋ�h(hu��n)���Ć��ӷ��� 59
2��9 Vivado�����OӋ�h(hu��n)�������� 60
2��10 Vivado�OӋ�����漰���� 63
2��10��1 ����̎�������漰���� 63
2��10��2 ���̹����������漰���� 64
2��10��3 �����^(q��)���� 66
2��10��4 �OӋ�\�д��� 67
2��11 Vivado֧�ֵČ��� 68
�� �� Vivado����ģʽ�����OӋ���F(xi��n) 76
3��1 ��(chu��ng)���µ��OӋ���� 76
3��2 ��(chu��ng)��������һ���µ��OӋ�ļ� 80
3��3 RTLԔ�������ͷ��� 85
3��3��1 Ԕ�������Č��F(xi��n) 85
3��3��2 ����HDL����ģ�� 87
3��4 �OӋ�C�Ϻͷ��� 89
3��4��1 �C���^�̵��P�I���} 89
3��4��2 �OӋ�C���x� 89
3��4��3 ��(zh��)���OӋ�C�� 92
3��4��4 �C�ψ��IJ鿴 96
3��5 �OӋ�О鼉���� 97
3��6 ��(chu��ng)�����F(xi��n)�s�� 102
3��6��1 ���F(xi��n)�s����ԭ�� 102
3��6��2 I/OҎ(gu��)�������� 103
3��6��3 �������_�s�� 104
3��6��4 ���Ӻ��εĕr犼s�� 109
3��7 �OӋ���F(xi��n)�ͷ��� 111
3��7��1 �OӋ���F(xi��n)ԭ�� 112
3��7��2 �OӋ���F(xi��n)�x� 112
3��7��3 �OӋ���F(xi��n)������ 117
3��7��4 �o�B(t��i)�r����� 123
3��8 �OӋ�r����� 126
3��9 ���ɾ����ļ� 127
3��9��1 ������������ 127
3��9��2 ���ɿɾ����ļ� 128
3��9��3 ���ɿɾ����ļ��x� 128
3��10 ���d�������ļ���FPGA 130
3��11 ���ɲ�����PROM�ļ� 132
�� �� Vivado�ǹ���ģʽ�����OӋ���F(xi��n) 136
4��1 �ǹ���ģʽ��������͹��� 136
4��1��1 �ǹ���ģʽ���������б� 136
4��1��2 ����Tcl�_����ʹ�� 137
4��2 Vivado�����_�l(f��)�h(hu��n)�������OӋ 138
4��2��1 ����Vivado�����_�l(f��)�h(hu��n)�� 138
4��2��2 ���_�OӋ�z���c�ķ��� 139
4��3 �޸��OӋ·�� 139
4��4 �O���OӋݔ��·�� 140
4��5 �xȡ�OӋ�ļ� 140
4��6 �\���OӋ�C�� 141
4��7 �\���OӋ���� 142
4��8 �\���OӋ���� 144
4��9 ���ɱ������ļ� 145
4��10 ���d�������ļ� 145
�� �� ��(chu��ng)���ͷ��b�Ñ�IP������ 148
5��1 Vivado����IP���� 148
5��2 ��(chu��ng)�������b����Դ�ļ���IP 149
5��2��1 ��(chu��ng)���µ����ڄ�(chu��ng)��IP�Ĺ��� 149
5��2��2 �O�ö���IP�Ď�����Ŀ� 150
5��2��3 ���b����IP���F(xi��n) 151
5��3 �{�ò���C����Դ�ļ���IP�OӋ 155
5��3��1 ��(chu��ng)���µ������{��IP�Ĺ��� 156
5��3��2 �O�ð����{��IP��·�� 156
5��3��3 ��(chu��ng)������IP��ϵ�y(t��ng) 158
5��3��4 ϵ�y(t��ng)�О鼉���� 162
5��3��5 ϵ�y(t��ng)�OӋ�C�� 165
5��3��6 ϵ�y(t��ng)���F(xi��n)����C 166
5��4 ��(chu��ng)�������b������Դ�ļ���IP 166
5��4��1 ��(chu��ng)���W���ļ� 166
5��4��2 ��(chu��ng)���µ��OӋ���� 167
5��4��3 �O�ö���IP�Ď�����Ŀ� 168
5��4��4 ���b����IP���F(xi��n) 168
5��5 �{�ò���C������Դ�ļ���IP�OӋ 169
5��5��1 ��(chu��ng)���µ������{��IP�Ĺ��� 169
5��5��2 �O�ð����{��IP��·�� 170
5��5��3 ��(chu��ng)������IP��ϵ�y(t��ng) 170
5��5��4 ϵ�y(t��ng)�OӋ�C�� 171
�� �� Vivado�߼��s��ԭ�������F(xi��n) 173
6��1 �r��z����� 173
6��1��1 �����g�Z 173
6��1��2 �r��·�� 173
6��1��3 �����ͱ����ɳ� 175
6��1��4 �����ͱ��֙z�� 176
6��1��5 �֏ͺ�ȥ���z�� 179
6��2 �r��s������ 180
6��2��1 �r状��x 180
6��2��2 �r犽M 186
6��2��3 I/O���t�s�� 189
6��2��4 �r������ 192
6��3 ���ɕr���� 205
6��4 ���ӕr��s�� 212
6��4��1 �r��s������1 212
6��4��2 �r��s������2 214
6��5 �����s��ԭ�� 219
6��5��1 �W���s�� 219
6��5��2 ���ּs�� 220
6��5��3 �����s�� 221
6��6 ���ּs�����F(xi��n) 223
6��6��1 �޸ľC�ό��� 224
6��6��2 ���ּs������ 224
6��7 �����s�����F(xi��n) 227
6��7��1 �ֹ����� 227
6��7��2 �M����䲼��ģʽ 228
6��7��3 ���䲼����(ji��)�c 230
6��7��4 ȡ�����䲼����(ji��)�c 230
6��7��5 ��ɲ��˳����䲼��ģʽ 230
6��7��6 �i��LUTؓ�d�ϵĆ�Ԫݔ�� 231
6��7��7 ��֧���� 231
6��7��8 ֱ�Ӽs������ 233
6��8 �޸�߉݋���F(xi��n) 233
6��9 ���üs��ԭ�� 235
6��10 �������g 235
6��10��1 �������g���� 235
6��10��2 �\���������ֺͲ��� 236
6��10��3 ʹ���������g 238
6��10��4 �������g�߼����� 240
�� �� Vivado�{ԇ����ԭ�������F(xi��n) 241
7��1 �OӋ�{ԇԭ���ͷ��� 241
7��2 ��(chu��ng)���µ��OӋ 242
7��2��1 ��(chu��ng)���µ�FIFO�{ԇ���� 242
7��2��2 ����FIFO IP���OӋ�� 243
7��2��3 ����플��OӋ�ļ� 246
7��2��4 ʹ��HDL��������FIFO���OӋ�� 247
7��2��5 ���Ӽs���ļ� 251
7��3 �W�������{ԇ̽�y���̷��������F(xi��n) 253
7��3��1 �W�������{ԇ̽�y���̵ķ��� 253
7��3��2 �W�������{ԇ̽�y���̵Č��F(xi��n) 255
7��4 ʹ������HDL�����{ԇ̽�y���� 261
7��5 ʹ��HDL�����{ԇ���{ԇ̽�y���� 262
7��6 VIOԭ�������� 267
7��6��1 �OӋԭ�� 267
7��6��2 ����VIO�� 268
7��6��3 ���ɱ������ļ� 271
7��6��4 ���d���{ԇ�OӋ 272
�� �� Vivado���ֿ�������ԭ�������F(xi��n) 274
8��1 �������Ì�Փ 274
8��1��1 �������õĸ��� 274
8��1��2 �������õđ��� 275
8��1��3 �������õ����c 278
8��1��4 ���������g�Z��� 280
8��1��5 �������õ�Ҫ�� 282
8��1��6 �������õĘ˜� 283
8��1��7 �������õ����� 285
8��2 ���ڹ��̵IJ��ֿ������Ì��F(xi��n) 285
8��2��1 �OӋԭ�� 285
8��2��2 �����������ù��� 289
8��2��3 ��(chu��ng)���µķօ^(q��)���x 291
8��2��4 �����µĿ�������ģ�K 292
8��2��5 �O�ò�ͬ�������x� 294
8��2��6 ���x�օ^(q��)�IJ��� 298
8��2��7 ��(zh��)��DRC 301
8��2��8 ���F(xi��n)**���\�����ò����ɱ������ļ� 302
8��2��9 ���F(xi��n)�ڶ����\�����ò����ɱ������ļ� 304
8��2��10 ���F(xi��n)�������\�����ò����ɱ������ļ� 304
8��2��11 ���F(xi��n)���Ă��\�����ò����ɱ������ļ� 305
8��2��12 ���d��ͬ�\�����õIJ��ֱ����� 305
8��3 ���ڷǹ��̵IJ��ֿ������Ì��F(xi��n) 307
8��3��1 �鿴�_�� 307
8��3��2 �C���OӋ 309
8��3��3 ���F(xi��n)**������ 310
8��3��4 ���F(xi��n)�ڶ������� 315
8��3��5 ��C���� 317
8��3��6 ���ɱ����� 317
8��3��7 ����������FPGA 318
8��4 ���������ÿ�����PRC��ԭ�������� 320
8��4��1 ���������ÿ�����ԭ�� 320
8��4��2 ���F(xi��n)ԭ�� 324
8��4��3 ��(chu��ng)���������µ��OӋ 325
8��4��4 ����ILA�� 327
8��4��5 ���Ӻ��O��PRC�� 328
8��4��6 �O�ò�ͬ�������x� 331
8��4��7 ���x�օ^(q��)�IJ��� 334
8��4��8 ���F(xi��n)**���\�����ò����ɱ������ļ� 335
8��4��9 ���F(xi��n)�ڶ����\�����ò����ɱ������ļ� 337
8��4��10 ���F(xi��n)�������\�����ò����ɱ������ļ� 337
8��4��11 ��(chu��ng)����֧�ְ����� 338
8��4��12 ��(chu��ng)�����ó��򹤳� 339
8��4��13 ��(chu��ng)��zynq_fsbl���� 343
8��4��14 ��(chu��ng)�������R�� 343
8��4��15 ��SD����������ϵ�y(t��ng) 345
�� �� Vivado HLSԭ��Ԕ�� 347
9��1 �߼��C�Ϲ��߸��� 347
9��1��1 �߼��C�Ϲ��ߵĹ��ܺ����c 347
9��1��2 Vivado HLS���ߵă�(y��u)�� 348
9��1��3 HLS��ʹ���g�Z�f�� 349
9��1��4 ��C����ȡӲ���Y�� 350
9��1��5 ��ͬ�����HLS�C�ϽY����Ӱ� 352
9��2 �߼��C�Ϲ����{�Ⱥͽ��� 354
9��2��1 �߼��C�Ϲ����{�� 355
9��2��2 �߼��C�Ϲ��߽��� 355
9��3 C���a���P�I���� 356
9��3��1 ����(sh��) 357
9��3��2 ��� 357
9��3��3 ѭ�h(hu��n) 364
9��3��4 ��(sh��)�M 366
9��3��5 I/O�˿� 366
9��3��6 �\��� 367
9��4 C���a����RTL���㷨��C 368
9��5 �������� 370
9��6 ���t���������ĸ��� 373
9��6��1 �OӋ���t 373
9��6��2 �OӋ������ 374
9��7 �������t 374
9��7��1 ���t*�� 374
9��7��2 �Ñ����t�Ķ��x 375
9��7��3 ѭ�h(hu��n)��̎�� 377
9��8 ���������� 380
9��8��1 ��(sh��)��(j��)����(y��u)�� 381
9��8��2 ��ˮ����(y��u)�� 384
9��9 ����ƿ�i�D�D��(sh��)�M 390
9��9��1 ��(sh��)�M�ָ� 391
9��9��2 ��(sh��)�M�ؽM 394
9��9��3 ��(sh��)��(j��)��� 395
9��10 ������e���YԴ 396
9��10��1 �������� 396
9��10��2 �������� 397
9��10��3 ָ���YԴ 397
9��10��4 ����(sh��)��“(li��n) 398
9��10��5 ѭ�h(hu��n)�ϲ���ƽ̹�� 401
9��10��6 ӳ�䔵(sh��)�M 401
9��10��7 ���⾫������(sh��) 403
9��11 I/O��� 404
9��11��1 �M�Ϻ͕r��߉݋�OӋ 404
9��11��2 Vivado HLS I/O�x� 405
9��11��3 ģ�K���f(xi��)�h�f�� 408
9��11��4 �˿ڼ�I/O�f(xi��)�h 412
9��12 ����;��gָʾ 422
�� �� Vivado HLS���F(xi��n)�^��Ԕ�� 425
10��1 FIR�V������ͬ�Z�Ե�������ʽ 425
10��1��1 C�Z�������L�� 425
10��1��2 C++�Z�������L�� 427
10��1��3 SystemC�Z�������L�� 428
10��2 Vivado HLS��֧�ֵIJ��� 429
10��3 �yԇƽ�_���a 431
10��4 ָᘵ�ʹ�� 432
10��5 ����ʹ�� 437
10��6 ֧�֎� 438
10��6��1 FFT 439
10��6��2 FIR 442
10��6��3 ��λ�Ĵ��� 446
10��6��4 �����㷨�� 447
10��6��5 OpenCV�� 448
10��7 Vivado HLS��(sh��)��ϵ�y(t��ng)���F(xi��n) 453
10��7��1 ����HLS���F(xi��n)�M��߉݋ 453
10��7��2 ����HLS���F(xi��n)�r��߉݋ 468
10��7��3 ����HLS���F(xi��n)������ 476
�� �� HDMI�@ʾ����ԭ���͌��F(xi��n) 495
11��1 HDMI�İl(f��)չ�vʷ 495
11��2 HDMIҕ�l�@ʾ�ӿڶ��x 496
11��3 HDMI�·�Y�� 497
11��4 HDMI�·�r��Ҫ�� 499
11��5 HDMI���a�㷨 500
11��6 HDMI���о��a��(sh��)��(j��)�D�Qԭ�������F(xi��n) 504
11��6��1 ��(sh��)��(j��)����-�����D�Q 505
11��6��2 ���B(t��i)����-�����D�Q�� 505
11��6��3 OSERDESE2ԭ�Z 505
11��6��4 TMDS��̖�D�Qģ�K 508
11��6��5 HDMI���о��a��(sh��)��(j��)�D�Q�Č��F(xi��n) 508
11��7 ϵ�y(t��ng)���w�OӋ�Y�� 510
��� a7-edp-1�_�l(f��)��ԭ��D 512

չ�_ȫ��

���ϵ�y(t��ng)EDA�¼��g����XILINX FPGA�����OӋָ��:����VIVADO 2018�����_�l(f��)�h(hu��n)�� ���ߺ���

���e���ν��ڱ���������W��Ϣ�WԺ���L�ڏ�������OӋ�Ԅӻ�����Ľ̌W�Ϳ��й������cȫ����֪���İ댧�w�S�̺�EDA���ߏS�̴�WӋ�����־o�ܺ�����Ŀǰ�ѽ�����EDA�����������20�ಿ�����ݺ��w�·�������·�OӋ��FPGA����Ƭ�C��Ƕ��ʽϵ�y(t��ng)�ȡ����͵Ĵ������С�Xilinx FPGA�OӋ**ָ�ϡ���Xilinx All Programmable Zynq-7000 SoC�OӋָ�ϡ���Altium Designer13.0�·�OӋ�������c��C**ָ�ϡ���Xilinx FPGA��(sh��)���OӋ-���T�����О鼉���p����������Xilinx FPGA��(sh��)����̖̎��**ָ��-��HDL��ģ�͵�C����������ģ�M�c��(sh��)��ϵ�y(t��ng)�f(xi��)ͬ�OӋ**ָ��-Cypress�����_�l(f��)�h(hu��n)������

��Ʒ�uՓ(0�l)
���o�uՓ����
�������]
����픲�
�ЈD�W
�ھ��ͷ�
��վ֩���ģ�壺 无码人妻视频一区二区三区 | 亚州成人| www网站在线观看 | 日日摸天天摸97狠狠婷婷 | 成人免费无码视频在线网站 | 亚洲欧美成人一区二区在线 | 亚洲欧美日韩中文字幕久久 | 亚洲网站免费 | 精品国产一区二区三区成人 | 亚洲国产成人99精品激情在线 | 国产男女免费视频 | 亚洲不卡 | 免费午夜视频 | 麻豆国产原创视频在线播放 | 免费深夜福利 | 免费又黄又爽又猛的毛片 | 国产夜趣福利第一视频 | 婷婷五月色综合香五月 | 国产国产精品人在线视 | 中国精品久久 | 精品亚洲福利一区二区 | 天天艹天天 | 少女韩国电视剧在线观看完整 | 免费的成人a视频在线观看 免费的国语一级淫片 | 青青伊人影院 | 国产美女在线免费观看 | 国产av国片精品有毛 | 国产高清av在线播放 | 男人的天堂久久 | 久99久精品视频免费观看v | 久久婷婷五月综合色丁香 | 少妇人妻诗雨系列无删减 | 免费视频久久看 | 久久国产网 | 成年人免费在线视频网站 | 在线草| 国产一级久久久久久毛片 | 91大神上海李雅在线观看 | 欧美日韩精品一区二区在线线 | 国产v亚洲v天堂无码久久久 | 天堂а√在线中文在线最新版 |