国产第1页_91在线亚洲_中文字幕成人_99久久久久久_五月宗合网_久久久久国产一区二区三区四区

讀書月攻略拿走直接抄!
歡迎光臨中圖網 請 | 注冊
> >>
可編程邏輯器件及EDA技術

包郵 可編程邏輯器件及EDA技術

作者:李景華
出版社:東北大學出版社出版時間:2014-09-01
開本: 16開 頁數: 496頁
中 圖 價:¥49.4(5.6折) 定價  ¥88.0 登錄后可看到會員價
加入購物車 收藏
開年大促, 全場包郵
?新疆、西藏除外
本類五星書更多>

可編程邏輯器件及EDA技術 版權信息

  • ISBN:9787551707084
  • 條形碼:9787551707084 ; 978-7-5517-0708-4
  • 裝幀:一般膠版紙
  • 冊數:暫無
  • 重量:暫無
  • 所屬分類:>>

可編程邏輯器件及EDA技術 本書特色

本書在總結sopc技術實踐的經驗和體會基礎上,新增了sopc技術的應用器件結構與工作原理、sopc的硬件設計和軟件設計及其ip核應用技術等內容。特別詳細講解了quartus ⅱ7.0的使用方法,niosⅱ系統的軟件、硬件設計過程和設計實例。 本書可作為高等院校電子信息工程、計算機應用、通信工程、微電子、自動控制類專業的本科生和研究生學習數字系統設計課的教材,也可作為電子系統設計工程師的技術參考書。

可編程邏輯器件及EDA技術 內容簡介

本書可作為高等院校電子信息工程、計算機應用、通信工程、微電子、自動控制類專業的本科生和研究生學習數字系統設計課的教材,也可作為電子系統設計工程師的技術參考書。

可編程邏輯器件及EDA技術 目錄

第1章 可編程器件和eda技術概述
1.1 eda技術的主要特征
1.2 eda技術的設計方法
1.3 可編程邏輯器件簡介
1.3.1 從asic到fpga/cpid
1.3.2 cpld器件
1.3.3 fpga器件
1.4 可編程邏輯器件設計
1.4.1 可編程邏輯器件的設計流程
1.4.2 xilinx公司的ise開發工具概述
1.4.3 altera公司的quartusⅱ開發工具概述
1.5 可編程邏輯器件選型
1.5.1 cpld選擇的方法
1.5.2 fpga選擇的方法
1.6 ip核簡介
1.7 eda技術的發展趨勢
1.7.1 可編程邏輯器件的發展趨勢
1.7.2 ead軟件開發工具的發展趨勢
1.7.3 設計輸入方式的發展趨勢
第2章vhdl硬件描述語言
2.1 hdl簡介
2.1.1 代表性的hdl語言
2.1.2 vhdl程序結構
2.1.3 程序包
2.1.4 庫
2.1.5 實體和結構體
2.1.6 配置
2.2 vhdl基本要素
2.2.1 標識符
2.2.2 數據對象
2.2.3 數據類型
2.2.4 用戶自定義的數據類型
2.2.5 數據類型的轉換
2.2.6 操作符
2.2.7 函數類屬性
2.3 vhdl的主要語句及應用
2.3.1 進程
2.3.2 過程及其函數
2.3.3 順序描述語句
2.3.4 信號賦值語句
2.3.5 component語句和component instant語句
2.3.6 generic語句和generate語句
第3章 典型vhdl設計實例
3.1 組合邏輯電路設計
3.1.1 邏輯門電路設計
3.1.2 常用編碼器設計
3.1.3 常用譯碼器設計
3.1.4 數據選擇器設計
3、1.5 數據分配器設計
3.1.6 數值比較器設計
3.1.7 算術運算單元電路設計
3.2 時序邏輯電路設計
3.2.1 常用觸發器設計
3.2.2 常用數碼寄存器設計
3.2.3 常用計數器設計
3.3 有限狀態機設計
3.3.1 有限狀態機的建模
3.3.2 狀態編碼
3.3.3 mealy型狀態機設計
3.3.4 moore型狀態機設計
3.4 存儲器設計
3.4.1 只讀存儲器(rom)的設計
3.4.2 隨機存儲器(ram)的設計
3.4.3 順序存取存儲器的設計
第4章 典型數字系統的設計
4.1 數字系統概述
4.2 數碼管動態顯示掃描電路原理及設計
4.2.1 數碼管動態顯示掃描電路原理
4.2.2 采用vhdl描述的動態顯示掃描電路
4.3 乘法器的原理及設計
4.3.1 乘法器工作原理
4.3.2 采用vhdl描述的乘法器
4.4 除法器的原理及設計方法
4.4.1 除法器的工作原理
4.4.2 用vhdl描述的除法器
4.5 簡易cpu工作原理及設計方法
4.5.1 簡易cpu的工作原理
4.5.2 采用vhdl描述的alu
4.6 交通信號燈控制器原理及設計
4.6.1 交通信號燈控制器原理
4.6.2 交通信號燈的vhdl描述
4.7 數字頻率計的原理及設計
4.7.1 數字頻率計的原理
4.7.2 數字頻率計的vhdl描述
4.8 數字信號發生器的原理及設計
4.8.1 數字信號發生器(13ds)的原理
4.8.2 數字信號發生器(dds)的vhdl描述
第5章quartusⅱ7.o開發系統
5.1 quartusⅱ7.0開發系統簡介
5.1.1 quartusⅱ7.0開發系統的特性
5.1.2 quartusⅱ7.0開發系統的安裝
5.1.3 quartusⅱ7.0開發系統的軟件許可配置
5.1.4 quartusⅱ7.0開發系統的設計流程
5.2 設計輸入
5.2.1 建立設計工程
5.2.2 原理圖設計文件
5.2.3 vhdl設計文件
5.2.4 設計約束文件
5.3 綜合與編程
5.1 綜合參數控制
5.3.2 rtl查看器和狀態機查看器
5.3.3 漸進式綜合
5.3.4 多樣化編程
5.4 設計仿真
5.4.1 仿真波形文件
5.4.2 仿真
5.5 signaltapⅱ邏輯分析器
5.5.1 設置和運行signaltapⅱ邏輯分析器
5.5.2 漸進式編譯使用signaltapⅱ邏輯分析器
5.5.3 分析signaltapⅱ數據
5.6 設計實例
5.6.1 建立設計工程
5.6.2 建立源文件
5.6.3 編譯設計
5.6.4 引腳鎖定
5.6.5 仿真設計
5.6.6 編程和配置
第6章sopc系統簡介
6.1 概述
6.1.1 soc簡介
6.1.2 sopc技術
6.2 典型的sopc系統處理器
6.2.1 altera公司的niosⅱ軟核處理器
6.2.2 xilinx公司的powerpc硬核處理器
6.2.3 xilinx公司的microblaze軟核處理器
6.2.4 lattice公司的latticemico 32軟核處理器
6.3 典型的sopc系統開發工具
6.3.1 altera公司的sopc開發工具
6.3.2 xilinx公司的sopc開發工具
6.3.3 lattice公司的sopc開發工具
6.4 支持niosⅱ系統的fpga器件
6.4.1 cyclone系列fpga器件
6.4.2 cycloneⅱ系列fpga器件
6.4.3 cycloneⅲ系列fpga器件
6.4.4 stratixⅱ系列fpga器件
6.4.5 stratixⅱgx系列fpga器件
6.5 支持microblaze軟核和powerpc硬核的fpga器件
6.5.1 spartan-3系列fpga概述
6.5.2 spartan-3系列fpga結構特性
6.5.3 spartan-3系列fpga的iob結構特性
6.5.4 spartan-3系列fpga的clb結構特性
6.5.5 sdartan-3系列fpga的ram結構特性
6.5.6 spartan-3系列fpga的時鐘網絡特性
6.5.7 spartan-3系列fpga的布線資源特性
……
第7章niosⅱ嵌入式處理器及總線接口
第8章niosⅱ系統嵌入式外設
第9章niosⅱ系統設計
第10章 一體化eda開發工具
展開全部
商品評論(0條)
暫無評論……
書友推薦
返回頂部
中圖網
在線客服
主站蜘蛛池模板: 国产精品久久毛片 | 狠狠操网| 久久久久亚洲精品美女 | 亚洲欧美日韩精品永久在线 | 色8激情欧美成人久久综合电影 | 四虎影库久免费视频 | 日韩一级在线播放 | 综合一区| 国产一级毛片视频 | 九色综合网 | 在线观看黄色软件 | 久久高清内射无套 | 亚洲va国产va天堂va久久 | 玩弄人妻少妇500系列网址 | 在线观看午夜视频 | 国产成人av在线影院 | 91网址在线播放 | 无码精品国产一区二区三区免费 | 大尺度福利视频奶水在线 | 免费人妻精品一区二区三区 | 国产不卡毛片 | 自拍在线观看 | 成av人片一区二区三区久久 | 一本久道久久综合狠狠爱 | 黄色软件免费视频 | 国产精品久久久久毛片 | 欧美视频一区二区 | xart在线| 久在草影院| 四虎国产精品影库永久免费 | 成人免费一级毛片在线播放视频 | 亚洲国产欧美日韩一区二区 | 毛片a级三毛片免费播放 | 久久久久这里只有精品 | 欧美日韩不卡合集视频 | 日本夜爽爽一区二区三区 | 国产三级三级三级 | 国产尤物福利视频在线观看 | 女人张腿男生桶视频免费 | 国产一区二区成人 | 欧美日韩亚洲成色二本道三区 |