32位微機(jī)原理與接口技術(shù) 版權(quán)信息
- ISBN:9787122059802
- 條形碼:9787122059802 ; 978-7-122-05980-2
- 裝幀:一般膠版紙
- 冊(cè)數(shù):暫無(wú)
- 重量:暫無(wú)
- 所屬分類:>
32位微機(jī)原理與接口技術(shù) 本書(shū)特色
《32位微機(jī)原理與接口技術(shù)》是由化學(xué)工業(yè)出版社出版的。
32位微機(jī)原理與接口技術(shù) 內(nèi)容簡(jiǎn)介
本書(shū)以Intel公司的IA32系列微處理器為主線,系統(tǒng)講述了微機(jī)原理、匯編語(yǔ)言程序設(shè)計(jì)、微型計(jì)算機(jī)的組成以及接口技術(shù)。微機(jī)原理部分主要包括:32位微處理器的工作原理及其指令系統(tǒng)。匯編語(yǔ)言程序設(shè)計(jì)詳細(xì)講述了匯編語(yǔ)言程序結(jié)構(gòu)、開(kāi)發(fā)過(guò)程、系統(tǒng)功能調(diào)用、結(jié)構(gòu)化程序設(shè)計(jì),并列舉了大量編程實(shí)例。微型計(jì)算機(jī)的組成部分主要包括:總線技術(shù)、存儲(chǔ)器系統(tǒng)、中斷系統(tǒng)以及DMA控制器。接口技術(shù)部分包括I/O系統(tǒng)、并行接口、定時(shí)/計(jì)數(shù)器、中斷控制器、串行通信接口、模擬接口等內(nèi)容。*后,還簡(jiǎn)單介紹了32位微處理器的保護(hù)模式,為讀者在保護(hù)模式下進(jìn)行開(kāi)發(fā)奠定基礎(chǔ)。
本書(shū)在每章后面配有習(xí)題,并有配套的《32位微機(jī)原理與接口技術(shù)實(shí)驗(yàn)指導(dǎo)》及電子課件可供選用。 本書(shū)可作為高等院校本科教材使用,也可供工程技術(shù)人員參考。
32位微機(jī)原理與接口技術(shù) 目錄
第1章 計(jì)算機(jī)基礎(chǔ)1.1 緒論1.1.1 電子計(jì)算機(jī)發(fā)展簡(jiǎn)史1.1.2 計(jì)算機(jī)應(yīng)用領(lǐng)域及發(fā)展趨勢(shì)1.1.3 微型計(jì)算機(jī)系統(tǒng)的組成及其主要技術(shù)指標(biāo)1.2 計(jì)算機(jī)中的數(shù)制1.2.1 數(shù)制的基本概念1.2.2 數(shù)制之間的轉(zhuǎn)換1.3 布爾代數(shù)基礎(chǔ)1.3.1 基本邏輯運(yùn)算1.3.2 基本運(yùn)算規(guī)律1.3.3 邏輯函數(shù)的表示方法1.3.4 真值表與邏輯表達(dá)式之間的相互轉(zhuǎn)換1.3.5 邏輯函數(shù)的化簡(jiǎn)1.4 邏輯電路基礎(chǔ)1.5 二進(jìn)制數(shù)的運(yùn)算及其加法電路1.5.1 二進(jìn)制數(shù)據(jù)算術(shù)運(yùn)算規(guī)則1.5.2 半加器電路設(shè)計(jì)1.5.3 全加器電路設(shè)計(jì)1.5.4 多位二進(jìn)制數(shù)的加法電路設(shè)計(jì)1.6 計(jì)算機(jī)中的編碼1.6.1 二進(jìn)制數(shù)值數(shù)據(jù)的編碼方法1.6.2 補(bǔ)碼加法器/減法器電路1.6.3 其他編碼1.7 浮點(diǎn)數(shù)基本概念習(xí)題第2章 微處理器2.1 微型計(jì)算機(jī)簡(jiǎn)化模型2.1.1 微型計(jì)算機(jī)的總體結(jié)構(gòu)2.1.2 簡(jiǎn)化模型的組成2.1.3 模型機(jī)的運(yùn)行過(guò)程2.1.4 指令系統(tǒng)2.2 處理器的功能結(jié)構(gòu)2.2.1 IA-32架構(gòu)微處理器的發(fā)展歷史2.2.2 8086微處理器的功能結(jié)構(gòu)2.2.3 Pentium微處理器的功能結(jié)構(gòu)2.3 IA-32微處理器的編程結(jié)構(gòu)2.3.1 IA-32微處理器的工作模式2.3.2 IA-32微處理器的編程結(jié)構(gòu)2.3.3 存儲(chǔ)器組織2.4 Pentium微處理器的外部引腳2.5 Pentium微處理器的典型工作時(shí)序習(xí)題第3章 指令系統(tǒng)3.1 概述3.2 尋址方式3.3 IA32微處理器的基本指令集3.3.1 數(shù)據(jù)傳送指令3.3.2 算術(shù)運(yùn)算類指令3.3.3 邏輯指令3.3.4 串處理指令3.3.5 控制轉(zhuǎn)移指令3.3.6 處理機(jī)控制指令習(xí)題第4章 匯編語(yǔ)言程序設(shè)計(jì)4.1 匯編語(yǔ)言語(yǔ)句4.1.1 匯編語(yǔ)言語(yǔ)句種類及其格式4.1.2 匯編語(yǔ)言語(yǔ)句中各項(xiàng)的表示方法4.2 偽指令4.2.1 處理器選擇偽指令4.2.2 段定義偽指令4.2.3 假定偽指令4.2.4 數(shù)據(jù)定義偽指令4.2.5 符號(hào)定義偽指令4.2.6 地址計(jì)數(shù)器與定位偽指令4.2.7 過(guò)程(子程序)定義偽指令4.2.8 源程序開(kāi)始和結(jié)束偽指令4.3 匯編語(yǔ)言程序的結(jié)構(gòu)4.4 匯編語(yǔ)言程序的開(kāi)發(fā)過(guò)程4.5 匯編語(yǔ)言程序結(jié)構(gòu)設(shè)計(jì)4.5.1 順序程序設(shè)計(jì)4.5.2 分支程序設(shè)計(jì)4.5.3 循環(huán)程序設(shè)計(jì)4.5.4 子程序設(shè)計(jì)4.5.5 宏指令4.6 系統(tǒng)功能調(diào)用4.6.1 鍵盤功能調(diào)用4.6.2 顯示功能調(diào)用4.6.3 返回操作系統(tǒng)4.7 匯編語(yǔ)言設(shè)計(jì)實(shí)例4.7.1 鍵盤及顯示器操作4.7.2 代碼轉(zhuǎn)換4.7.3 數(shù)值計(jì)算和數(shù)據(jù)處理4.7.4 字符串處理習(xí)題第5章 總線技術(shù)5.1 總線的基本概念5.1.1 總線的分類5.1.2 總線標(biāo)準(zhǔn)5.1.3 總線主要性能指標(biāo)5.1.4 總線控制部件與總線傳輸5.1.5 總線的層次化結(jié)構(gòu)5.2 常用內(nèi)部總線5.2.1 STD總線5.2.2 PC系列總線5.3 常用外部總線5.3.1 IEEE-488總線5.3.2 通用串行總線習(xí)題第6章 存儲(chǔ)器系統(tǒng)6.1 概述6.1.1 存儲(chǔ)系統(tǒng)的層次結(jié)構(gòu)6.1.2 半導(dǎo)體存儲(chǔ)器的分類6.1.3 存儲(chǔ)器的基本組成6.1.4 存儲(chǔ)器的主要技術(shù)指標(biāo)6.2 常用存儲(chǔ)器6.2.1 隨機(jī)存儲(chǔ)器6.2.2 只讀存儲(chǔ)器6.2.3 閃存6.2.4 常用存儲(chǔ)器參數(shù)6.3 存儲(chǔ)器擴(kuò)展技術(shù)6.4 存儲(chǔ)器與CPU的連接6.4.1 存儲(chǔ)器與CPU連接時(shí)問(wèn)題6.4.2 常用譯碼電路6.4.3 存儲(chǔ)器連接舉例習(xí)題第7章 輸入輸出接口7.1 概述7.1.1 設(shè)置接口電路的目的7.1.2 接口的基本功能7.1.3 接口電路中的信息7.1.4 接口的基本結(jié)構(gòu)7.2 I/O端口的編址7.2.1 I/O端口的編址方式7.2.2 端口地址譯碼7.3 CPU與外設(shè)之間的數(shù)據(jù)傳送方式7.3.1 程序控制方式7.3.2 中斷傳送方式7.3.3 直接存儲(chǔ)器存取方式習(xí)題第8章 中斷系統(tǒng)8.1 中斷的基本概念8.1.1 中斷的定義8.1.2 中斷請(qǐng)求信號(hào)的產(chǎn)生8.1.3 中斷優(yōu)先級(jí)8.1.4 中斷過(guò)程8.2 微型計(jì)算機(jī)的中斷系統(tǒng)8.2.1 中斷的分類和中斷類型碼8.2.2 中斷向量和中斷向量表8.2.3 中斷響應(yīng)過(guò)程與時(shí)序8.3 可編程中斷控制器8259A8.3.1 8259A的內(nèi)部結(jié)構(gòu)和工作原理8.3.2 引腳信號(hào)8.3.3 8259A的工作過(guò)程8.3.4 8259A的工作方式8.3.5 8259A的編程8.3.6 8259A的級(jí)聯(lián)8.3.7 8259A的應(yīng)用舉例習(xí)題第9章 并行接口及定時(shí)/計(jì)數(shù)技術(shù)9.1 并行接口概述9.2 并行接口芯片8255A9.2.1 8255A的內(nèi)部結(jié)構(gòu)9.2.2 8255A的引腳功能9.2.3 8255A的工作方式9.2.4 8255A的編程及應(yīng)用9.3 可編程定時(shí)/計(jì)數(shù)器9.3.1 8253芯片結(jié)構(gòu)及引腳9.3.2 8253的讀寫以及初始化操作9.3.3 8253的工作方式以及時(shí)序9.3.4 8253應(yīng)用舉例習(xí)題第10章 串行通信接口10.1 串行接口與通信概述10.1.1 串行通信方式10.1.2 數(shù)據(jù)傳送方式10.1.3 信號(hào)傳輸方式10.2 串行接口標(biāo)準(zhǔn)10.2.1 RS-232-C總線10.2.2 RS-422和RS-485總線10.3 可編程串行接口芯片8251A10.3.1 8251A的基本性能10.3.2 8251A的內(nèi)部結(jié)構(gòu)10.3.3 8251A的引腳功能10.3.4 8251A的編程10.3.5 8251A應(yīng)用舉例習(xí)題第11章 模/數(shù)和數(shù)/模轉(zhuǎn)換11.1 數(shù)/模(D/A)轉(zhuǎn)換器11.1.1 數(shù)/模(D/A)轉(zhuǎn)換器的工作原理11.1.2 數(shù)/模(D/A)轉(zhuǎn)換器的主要性能參數(shù)11.1.3 數(shù)/模(D/A)轉(zhuǎn)換器及接口電路11.2 模/數(shù)(A/D)轉(zhuǎn)換器11.2.1 A/D轉(zhuǎn)換器的工作原理11.2.2 模/數(shù)(A/D)轉(zhuǎn)換器的主要性能參數(shù)11.2.3 模/數(shù)(A/D)轉(zhuǎn)換器芯片及接口電路習(xí)題第12章 DMA控制器12.1 概述12.2 DMA控制器8237A12.2.1 8237A的功能結(jié)構(gòu)和外部引腳12.2.2 8237A的通道操作過(guò)程12.2.3 8237A的內(nèi)部寄存器12.3 8237A的編程習(xí)題第13章 保護(hù)模式13.1 保護(hù)模式內(nèi)存管理13.1.1 分段與分頁(yè)13.1.2 邏輯地址和線性地址13.1.3 段選擇子與段描述符13.1.4 全局描述符表(GDT)和局部描述符表(LDT)13.1.5 段寄存器13.1.6 分頁(yè)與分段管理13.1.7 頁(yè)表和頁(yè)目錄表13.1.8 段到頁(yè)的映射13.2 保護(hù)模式下任務(wù)管理13.2.1 任務(wù)結(jié)構(gòu)13.2.2 任務(wù)狀態(tài)13.2.3 執(zhí)行任務(wù)13.2.4 任務(wù)管理數(shù)據(jù)結(jié)構(gòu)13.2.5 任務(wù)切換13.3 保護(hù)模式下的中斷和異常13.3.1 中斷和異常的分類13.3.2 異常和中斷向量13.3.3 中斷和異常的處理過(guò)程13.3.4 中斷描述符表(IDT)13.3.5 特權(quán)指令13.4 輸入/輸出保護(hù)13.4.1 輸入/輸出保護(hù)13.4.2 重要標(biāo)志保護(hù)習(xí)題參考文獻(xiàn)
展開(kāi)全部
32位微機(jī)原理與接口技術(shù) 節(jié)選
《32位微機(jī)原理與接口技術(shù)》以Intel公司的IA32系列微處理器為主線,系統(tǒng)講述了微機(jī)原理、匯編語(yǔ)言程序設(shè)計(jì)、微型計(jì)算機(jī)的組成以及接口技術(shù)。微機(jī)原理部分主要包括:32位微處理器的工作原理及其指令系統(tǒng)。匯編語(yǔ)言程序設(shè)計(jì)詳細(xì)講述了匯編語(yǔ)言程序結(jié)構(gòu)、開(kāi)發(fā)過(guò)程、系統(tǒng)功能調(diào)用、結(jié)構(gòu)化程序設(shè)計(jì),并列舉了大量編程實(shí)例。微型計(jì)算機(jī)的組成部分主要包括:總線技術(shù)、存儲(chǔ)器系統(tǒng)、中斷系統(tǒng)以及DMA控制器。接口技術(shù)部分包括I/O系統(tǒng)、并行接口、定時(shí)/計(jì)數(shù)器、中斷控制器、串行通信接口、模擬接口等內(nèi)容。*后,還簡(jiǎn)單介紹了32位微處理器的保護(hù)模式,為讀者在保護(hù)模式下進(jìn)行開(kāi)發(fā)奠定基礎(chǔ)。《32位微機(jī)原理與接口技術(shù)》在每章后面配有習(xí)題,并有配套的《32位微機(jī)原理與接口技術(shù)實(shí)驗(yàn)指導(dǎo)》及電子課件可供選用。《32位微機(jī)原理與接口技術(shù)》可作為高等院校本科教材使用,也可供工程技術(shù)人員參考。